詳細検索

絞り込み条件

絞り込み

研究期間 (年度)

-

検索結果: 3件 / 研究者番号: 30242283

表示件数: 
  • 1. 動的再構成による高速並列信号処理

    研究課題

    レコードセット 科学研究費助成事業
    ファンディング機関 科学研究費助成事業
    研究種目

    奨励研究(A)

    研究分野 情報通信工学
    研究機関 埼玉大学
    研究代表者

    伊藤 和人 埼玉大学, 工学部, 助教授

    研究期間 (年度) 1999 – 2000終了
    キーワード 動的再構成 / リコンフィギャラブル・ロジック / VLSI信号処理 / スケジューリング / 配線遅延
    研究概要 本年度は,動的再構成を用いることでLSIチップ上の演算器間データ通信時間を低減して高速演算を実現する信号処理回路の設計を行った.
  • 2. 信号処理用動的再構成型LSIの設計

    研究課題

    レコードセット 科学研究費助成事業
    ファンディング機関 科学研究費助成事業
    研究種目

    奨励研究(A)

    研究分野 情報通信工学
    研究機関 埼玉大学
    研究代表者

    伊藤 和人 埼玉大学, 工学部, 助教授

    研究期間 (年度) 1997 – 1998終了
    キーワード 動的再構成 / ディジタル信号処理 / 並列処理 / FPGA / スケジューリング / 信号処理 / VLSI
    研究概要 ディジタル信号処理アルゴリズムの実行においては、処理実行期間中に要求される演算機能が逐次変化することがある。動的再構成型LSIでは、LSI上の他の部分のゲート回路が演算器やレジスタとして動作中に、一部のゲート回路のみを他の演算器やレジスタに組み替え可能である。動的再構成可能LSIを用いれば、必要なと ...
  • 3. アレー型ア-ギテクチャを有する並列信号処理システムの高位合成

    研究課題

    レコードセット 科学研究費助成事業
    ファンディング機関 科学研究費助成事業
    研究種目

    奨励研究(A)

    研究分野 情報通信工学
    研究機関 埼玉大学
    研究代表者

    伊藤 和人 埼玉大学, 工学部, 助教授

    研究期間 (年度) 1995終了
    キーワード ディジタル信号処理 / 並列処理 / シスリックアレー / 高位合成 / アーキテクチャ / 整数線形計画問題
    研究概要 本研究では、アレー型アーキテクチャの並列処理ハードウェアを実用時間内に高位合成する手法の開発を行った。

サービス概要 よくある質問 利用規約

Powered by NII kakenhi jst